JK触发器得名于其两个输入端的标识,即J(Set)置位和K(Reset)清零。
J(Set)和K(Reset)分别源于二进制的0和1,它们用于设置(将状态转换为1)和清除(将状态转换为0)触发器。基于这种特性,JK触发器可用于设计各种数字电路,如计数器、移位寄存器等。
JK触发器最初由美国电气工程师John P. Kilburn和W. H. Kottke于1953年发明,用于改进电报传输的技术。
在20世纪50年代和60年代的计算机发展历程中,JK触发器成为设计数字电路和存储器的基本组件,对于计算机科学的发展做出了巨大的贡献。
JK触发器是一种单稳态触发器,其具有以下特点:
JK触发器的另一个优点是,它可用于设计高速计数器。当时钟信号频率非常高的情况下,JK触发器仅需要两个门级延时就能够完成一次令牌的操作。
JK触发器的应用非常广泛,包括计算机主存储器、寄存器、移位寄存器、序列逻辑、状态机等。
由于JK触发器可以通过输入端设置或清除状态,因此可以优化其性能。例如,在高速计数器中,可以通过将两个JK触发器级联来充分利用其优异的噪声免疫能力,从而实现更快速的计数。